Realisierung eines Signalprozessorsystems mit 2 Prozessoren und integrierter Entwicklungsumgebung - Markus Backmann - Bücher - Diplom.de - 9783838617411 - 2. September 1999
Bei Nichtübereinstimmung von Cover und Titel gilt der Titel

Realisierung eines Signalprozessorsystems mit 2 Prozessoren und integrierter Entwicklungsumgebung German edition

Markus Backmann

Preis
Fr. 99,49

Bestellware

Lieferdatum: ca. 24. Mär - 2. Apr
Zu deiner iMusic Wunschliste hinzufügen

Realisierung eines Signalprozessorsystems mit 2 Prozessoren und integrierter Entwicklungsumgebung German edition

Diplomarbeit, die am 28.02.1995 erfolgreich an einer Fachhochschule in Deutschland eingereicht wurde. Zusammenfassung: Aufgabe dieser Diplomarbeit war es, eine Entwicklungsumgebung für einen digitalen Signalprozessor zu erstellen. Verwendung findet dabei ein DSP56002 von Motorola mit 40MHz Taktfrequenz (20 MIPS), das Entwicklungssystem wird mit Hilfe einer RS232-Schnittstelle mit einem PC verbunden. Die Software auf dem PC wurde unter dem Betriebssystem Windows implementiert. Das Einsatzgebiet des Systems liegt vor allem in der Lehre, es soll die Möglichkeit bieten, mit möglichst wenig Schritten einfache Programme für einen DSP zu erstellen. Um allerdings auch für komplexere Anwendungen genug Möglichkeiten anzubieten, wird großer Wert auf die flexiblen Erweiterungsmöglichkeiten gelegt. In der einfachsten Ausbaustufe wird ein DSP56002 im Single-Chip-Betrieb (also ohne externen Speicher) unterstützt, in der Maximalausbaustufe eine Erweiterung auf 192Kx24 Bit-Worte statisches RAM und Unterstützung eines zweiten DSP56002, der als echter Parallelprozessor arbeiten kann. Die Aufrüstung orientiert sich am Stand der sogenannten Plug&Play-Technik - d.h. die Erweiterungen werden eingesetzt und automatisch erkannt. Die Ausbaustufe mit einem Signalprozessor sollte nahtlos in den Betrieb mit einem zweiten DSP übergehen, d.h. die Software bietet für beide DSPs adäquate Debugging- und Entwicklungsmöglichkeiten. Funktionsumfang Die DSPs sollen mit der vollen Arbeitsgeschwindigkeit von 40MHz arbeiten, als externer Basistakt wird ein 1MHz-Takt eingesetzt, der durch die interne PLL multipliziert wird. Dadurch ist eine Systemerweiterung auf den DSP56002 mit 66MHz prinzipiell denkbar . Der Speicherzugriff soll mit voller Geschwindigkeit - also 0 Waitstates - erfolgen. Der Speicher steht beiden Signalprozessoren gleichermaßen zur Verfügung, eine Busüberwachung verteilt den globalen Bus auf die DSPs. Die Kornmunikation und Synchronisation der beiden Parallel-DSPs kan...


148 pages

Medien Bücher     Taschenbuch   (Buch mit Softcover und geklebtem Rücken)
Erscheinungsdatum 2. September 1999
ISBN13 9783838617411
Verlag Diplom.de
Seitenanzahl 148
Maße 148 × 210 × 9 mm   ·   199 g
Sprache Deutsch